最新的Cadence錦囊產(chǎn)品策略有助于實現(xiàn)關鍵的垂直市場應用
Cadence®RF(射頻)設計方法學“Kits”(錦囊)可解決無線設計的關鍵問題。這個新設計包致力于應對新生技術域的挑戰(zhàn)。RF收發(fā)器是所有無線設備的一個核心模塊,而且2005 Gartner報告預測到2006年無線IC的需求將會達到461億美金。Cadence RF設計方法學錦囊可幫助無線芯片設計人員縮短設計周期,增加可預測性,并保證硅片性能達到設計目標。
“Cadence‘錦囊’設計方法非常有價值,它將使無線設計公司們受益匪淺,” Nemerix公司工程副總裁Gianmaria Mazzucchelli說,“預先對系統(tǒng)進行合理的評估和預測可以保障對無線系統(tǒng)的全面掌控。無線設計要用到很多獨特的技術,因此,一個能夠?qū)υO計工具和方法學提出合理建議的設計包是非常有價值的�!�
Cadence RF設計方法學錦囊采用了Cadence公司的最新技術,可對寄生提取進行智能管理,可將系統(tǒng)級設計與IC實現(xiàn)連接起來,并能迅速而精確地跨數(shù)字、模擬和射頻等設計域?qū)o線設計進行全面的驗證。
該錦囊包括:一個802.11 b/g WLAN收發(fā)機參考設計,全套的RF Verification IP,測試計劃,以及針對RF設計和分析方法學的應用性培訓。該錦囊面向從前端到后端的RF IC設計,可解決行為建模、電路仿真、版圖、寄生提取和重仿真以及電感綜合等問題。利用設計人員在IC設計環(huán)境中使用的系統(tǒng)級模型和測試臺,該錦囊能夠在單一系統(tǒng)環(huán)境下完成IC驗證。
Cadence RF設計方法學錦囊采用了精確的3D提取技術和Assura™ RF中先進的物理建模功能,它可連接系統(tǒng)級的設計環(huán)境和Virtuoso®定制設計平臺中(帶Flexible Balance選項)的關鍵性新功能,可生成經(jīng)校準的瞬態(tài)和頻率分析結(jié)果。例如,Virtuoso AMS Designer可連接到MathWorks公司的MATLAB和Simulink設計環(huán)境。這種與MATLAB和Simulink連接可以為整個設計過程提供一個可操作的規(guī)范,因此,IC設計人員們能夠在一個通用的環(huán)境下依據(jù)一個跨多個設計域(包括系統(tǒng)、數(shù)字、混合信號和模擬射頻等設計域)的系統(tǒng)級規(guī)格說明來進行驗證。
“借助Virtuoso AMS Designer和我們的MATLAB與Simulink產(chǎn)品,系統(tǒng)設計師和IC設計師能夠及早發(fā)現(xiàn)設計和整合問題,” MathWorks公司的院士Jim Tung說,“通過提供一個從系統(tǒng)級設計到IC實現(xiàn)的可行途徑,同時使用一個貫串整個過程的黃金參考simulink模型,基于模型的設計方法能夠被有效地用于設計的各個階段。”
在發(fā)布Cadence RF設計方法學錦囊之前,Cadence公司已在CDNLive! 2005大會上推出了Cadence AMS方法學錦囊和用于ARM處理器的Cadence優(yōu)化方法學錦囊。
“我們的客戶必須與IC市場不斷發(fā)展的需求時刻保持同步,比如說,無線功能,集成語音和數(shù)字功能,降低功耗和成本,以及縮短產(chǎn)品上市時間,” Cadence公司營銷高級副總裁Ajay Malhotra說,“我們已經(jīng)看到很多客戶對Cadence的設計包的方法感興趣,而且客戶可望在不遠的將來獲得更多的Cadence公司針對網(wǎng)絡和消費電子市場推出的設計包產(chǎn)品�!�